鉅大鋰電 | 點(diǎn)擊量:0次 | 2019年04月10日
電池的硬件設(shè)計(jì)系統(tǒng)的提高設(shè)計(jì)
加速最大化,提高電池性能。為移動(dòng)醫(yī)用設(shè)備開(kāi)發(fā)理想的電池組,從而促進(jìn)行業(yè)的高速發(fā)展。
需要著重指出的是,與處理器緊耦合的協(xié)處理硬件加速器對(duì)每個(gè)系統(tǒng)來(lái)說(shuō)并不一定都是最佳解決方案。對(duì)于執(zhí)行時(shí)間主要是由計(jì)算延遲而非數(shù)據(jù)傳輸延遲構(gòu)成的應(yīng)用程序來(lái)說(shuō),一個(gè)通過(guò)系統(tǒng)總線(xiàn)連接到處理器的外圍模塊可能會(huì)產(chǎn)生與協(xié)處理器相似的性能改善。
將會(huì)提供最大加速的地方包括:
1)執(zhí)行最頻繁的功能;
2)最耗時(shí)的功能和;
3)提供更高效的硬件設(shè)計(jì),例如硬件浮點(diǎn)單元替代軟件浮點(diǎn)仿真。對(duì)加速益處較小的地方有計(jì)算強(qiáng)度較小的算法和硬件資源密集型設(shè)計(jì)。
本文論述了在FPGA系統(tǒng)上通過(guò)硬件協(xié)處理來(lái)實(shí)現(xiàn)算法加速的一些關(guān)鍵考慮事項(xiàng)。旨在自動(dòng)化這一過(guò)程的ESL設(shè)計(jì)自動(dòng)化工具正在積極開(kāi)發(fā)之中。但是,由于需要在性能、資源利用率和成本之間進(jìn)行權(quán)衡,因此要?jiǎng)?chuàng)建一個(gè)真正的按鈕式解決方案仍然很難。除了解決在軟件和硬件之間進(jìn)行資源分割的復(fù)雜性之外,ESL工具開(kāi)發(fā)商還須繼續(xù)與FPGA廠(chǎng)商一道努力,以實(shí)現(xiàn)與綜合和布局布線(xiàn)流程的緊密集成。實(shí)現(xiàn)協(xié)處理硬件加速的一般方法學(xué),正如圖像處理應(yīng)用所示的那樣,演示了通過(guò)卸載處理器負(fù)荷(取決于算法或卸載功能的本質(zhì))可以獲得總體性能的巨大提高。










